### 4. SCHALTNETZE

## 4.1 Definition und Entwurf von Schaltnetzen

Nachdem wir gesehen haben, dass es Sinn macht mit digitalen, genauer mit binären Signalen zu arbeiten und dass die Schaltalgebra ein geeignetes formales Mittel zur Beschreibung digitaler Systeme ist, sollen in diesem Kapitel die formalen Methoden zum Entwurf digitaler Systeme beschrieben werden.

Schwerpunkte liegen hierbei auf der Analyse und Synthese digitaler Schaltungen mit <u>Methoden</u> zur Minimierung des Realisierungsaufwands.

Ausgangspunkt dafür ist der Hauptsatz der Schaltalgebra:

Jede boolesche Funktion  $f:\{0,1\}^N \rightarrow \{0,1\}$  lässt sich als Disjunktion von Produkttermen (DNF) und als Konjunktion von Summentermen (KNF) darstellen.

Außerdem werden typische digitale Schaltungen exemplarisch vorgestellt, um die <u>Anwendung</u> der Methoden in der Praxis zu zeigen.

Es geht also einen Schritt weiter in Richtung konkreter Entwurf und Realisierung technischer Systeme. Ein <u>Schaltnetz</u> (kombinatorische Schaltung, "Combinational logic", Funktionsbündel) ist eine Anordnung, die digitale Signale derart verarbeitet, dass die Signale an den Ausgängen zu jedem beliebigen Zeitpunkt (unter Vernachlässigung von Übergangs- und Verzögerungszeiten) allein von den Zuständen an den Eingängen abhängen.

D. h., ein Schaltnetz hat kein Gedächtnis.



Vektorschreibweise:  $\underline{\mathbf{z}} = \mathbf{f}(\underline{\mathbf{x}})$ 

Die Realisierung von Schaltnetzen kann z. B. mittels Gattern (z. B. UND, ODER, NICHT) oder programmierbarer Logikbausteine (s. u.) erfolgen.

Der Entwurf von Schaltnetzen erfolgt ausgehend von einer gegebenen Aufgabenstellung, die in verschiedener Form beschrieben sein kann.



Das Ergebnis ist je nach verwendeter Implementierungsform z. B. ein Schaltplan für Gatter oder eine Spezifikation für die Konfiguration programmierbarer Logikbausteine.

Vielfach werden die Schaltfunktionen noch für die jeweilige Implementierungsform optimiert, z. B.:

- minimale Anzahl logischer Verknüpfungen
- minimale Anzahl von Stufen
- minimale Anzahl Verbindungen
- Ausnützung vorhandener Bausteine
- minimale Signallaufzeiten durch die Schaltung
- Herstellungskosten

- ...

## 4.2 Minimieren von Schaltfunktionen

Minimierungsverfahren dienen dazu, den Realisierungsaufwand (Kosten) und/oder die Laufzeit von digitalen Schaltungen zu optimieren. Weil komplexere Schaltungen für die algebraische Umformung per Hand zu unübersichtlich sind, werden systematisch arbeitende Verfahren eingesetzt.

# 4.2.1 Ausgangsbasis

Der Ausgangspunkt für eine Minimierung ist oft die Darstellung in *disjunktiver Normalform* (DNF), d. h. die Disjunktion von Konjunktionen (nicht unbedingt Minterme!).

z. B. 
$$\overline{abc} + a\overline{b} + c\overline{d} + abc$$

Angelpunkt zur Reduktion komplexer Funktionen ist:

$$p \cdot x + p \cdot \overline{x} = p \cdot (x + \overline{x}) = p \cdot (1) = p$$

wobei p ein beliebiger Term sein kann.

Beispiel: Minimierung von ab+ab+ab durch algebraische Umformung.

$$\overline{ab} + \overline{ab} = \overline{a}(b + \overline{b}) = \overline{a}$$

$$a\overline{b} + \overline{a} = (a + \overline{a})(\overline{b} + \overline{a}) = \overline{a} + \overline{b} = \overline{ab}$$

Die Minimierung kann die Anzahl der Stufen optimieren oder andere (Längen-/Kosten-)Maße.

### Längendefinitionen (Beispiele)

Länge L(A) eines Ausdrucks A in DNF:

- $L_v(A) = Anzahl der Variablenzeichen in A$
- L<sub>d</sub> (A) = L<sub>v</sub> (A) + Zahl disjunktiv verknüpfter Terme mit mehr als einer Variablen.
- L<sub>b</sub> (A) = Anzahl der zur Realisierung von A benötigten (integrierten) Bausteine

Beispiel: 
$$A_1 = bcd + b\overline{c}\overline{d} + \overline{a}bd + a\overline{b}c$$

$$A_2 = ab + \overline{ab} + \overline{ac} + \overline{bc} + \overline{cd}$$

## Realisierung mit diskreten Schaltkreisen



$$L_v(A_1) = 12$$

$$L_v(A_2) = 10$$

$$L_d(A_1) = 16$$

$$L_d(A_2) = 15$$

$$L_b(A_1) = 5$$

$$L_b(A_2) = 6$$

d. h. 
$$L_v(A_1) > L_v(A_2)$$

d. h. 
$$L_d(A_1) > L_d(A_2)$$

d. h. 
$$L_b(A_1) < L_b(A_2)$$

# Realisierung mit (einfachen, vorgegebenen) integrierten (Standard-)Schaltkreisen



$$L_b(A_1) = 2$$
  $L_b(A_2) = 3$  (1 Baustein Typ 2, 1 Baustein Typ 3)

d. h. 
$$L_b(A_1) < L_b(A_2)$$
  
(2 Bausteine Typ 1,  
1 Baustein Typ 4)

### Realisierung mit programmierbarer Array-Logik (PALs)



Hier ist:  $L_b(A_1) = L_b(A_2) = 1$ 

→ Längenmaße: Anzahl Produktterme (primäre Kosten)

Anzahl benötigter Verknüpfungspunkte

A<sub>1</sub> und A<sub>2</sub> sind gleichzeitig realisierbar und trotzdem das PAL nur teilweise genutzt. Die Reduktion der Anzahl der Terme ist i. Allg. aber wichtig, da die Anzahl der Eingänge der ODER-Matrix (Produktterme) begrenzt ist.

### **Definitionen**

Ein Term  $T = x_1^{d1} x_2^{d2} \dots x_n^{dn}$  mit  $d_i \in \{0,1,2\}$  einer Funktion in disjunktiver Normalform (DNF) heißt <u>Primimplikant</u> oder <u>Primterm</u>, wenn in der DNF kein Term T\* existiert, der sich gemäß

$$xy + x\overline{y} = x$$

mit T zu einem einfacheren Term zusammenfassen lässt.

Dabei bedeutet:  $x^0 = \overline{x}$ 

 $x^1 = x$ 

x<sup>2</sup>: x kommt in T nicht vor.

Eine DNF A heißt <u>disjunktive Minimalform (DMF)</u> bzgl. einer Längendefinition L, wenn es für die durch A dargestellte Funktion keine DNF A\* gibt, die bzgl. L kürzer ist, d. h. wenn kein A\* existiert mit  $L(A^*) < L(A)$ .

Satz: Gegeben sei eine Längendefinition, bei der die Länge eines Ausdrucks nicht steigt, wenn eine Variable gestrichen wird. Dann existiert zu jeder Schaltfunktion wenigstens eine DMF, die Disjunktion von Primimplikanten ist.

Bemerkungen: Für L<sub>v</sub>, L<sub>d</sub> und L<sub>b</sub> erfüllt.

Es kann mehrere alternative DMF gleicher Länge geben.

Jede Minimalfunktion bzgl.  $L_v(A)$  ist eine Disjunktion von Primtermen bzw. eine Konjunktion von Maxtermen.

Neben der algebraischen Minimierung gibt es grafische Minimierungsverfahren (für bis zu 6 Variablen) und systematisch arbeitende Minimierungsverfahren. → s. unten

# 4.2.2 Graphisches Minimierungsverfahren nach Karnaugh-Veitch

# I. Darstellung einer Schaltfunktion als KV-Diagramm

Ein KV-Diagramm ist eine graphische Repräsentation einer Wertetabelle mit einer Einteilung eines Rechtecks in 2<sup>N</sup> Felder, die den Mintermen der Schaltfunktion entsprechen.

Benachbarte (oder gegenüber liegende) Felder unterscheiden sich *genau um eine Variable* (möglich bis zu 4 Variablen, ab 5 bereits recht unübersichtlich, da 'Nachbarn' nicht mehr unbedingt in direkt benachbarten Feldern liegen).



# II. Eintragung der zur DKN gehörigen Minterme

### Beispiel 1:

$$f(a,b,c) = ab + a\overline{b} + \overline{abc}$$
$$= abc + a\overline{bc} + a\overline{bc} + a\overline{bc} + \overline{abc}$$

|            | a, b |    |    |    |  |  |  |
|------------|------|----|----|----|--|--|--|
|            | 00   | 01 | 11 | 10 |  |  |  |
| 0          | 0    | 0  | 1  | 1  |  |  |  |
| <b>c</b> 1 | 1    | 0  | 1  | 1  |  |  |  |

Hinweise: Es muss nicht unbedingt die DKN (d. h. alle Minterme) aufgestellt werden, um das KV-Diagramm auszufüllen. Es geht auch von der DNF aus.

Die Nullen können im KV-Diagramm auch weggelassen werden.

### Beispiel 2:

$$f(a,b,c,d) = a+b+\overline{c}+cd$$



a = 1entsprichtganzem Feld(8 Minterme)



b = 1 und  $\overline{c}$  = 1 (c = 0) entsprechend



cd = 1 entspricht einer Zeile (4 Minterme)

# III. Verschmelzung benachbarter Minterme

- (1) Die Variable, um die sich die Felder unterscheiden, fällt weg.
- (2) Die benachbarten Minterme reduzieren sich auf einen einzigen Term mit den verbleibenden gemeinsamen Variablen.
- (3) Verallgemeinerung auf benachbarte Felder mit 2<sup>i</sup>, i = 1, 2, 3 ... Variablen. Es fallen dann jeweils i Variablen aus dem Term weg.

Beispiele:

$$f(a,b,c) = abc + abc = ab$$



$$f(a,b,c) = \overline{a} \, \overline{b} \, \overline{c} + \overline{a} \, bc + abc + abc = b$$



## **Kochrezept:**

- \* Mit möglichst wenig Schleifen alle '1' erfassen:
  - nur benachbarte '1', die sich in einer Variablen unterscheiden, d.h. achsparallel wg. Faltungssymmetrie
  - Schleifengröße entspricht Zweierpotenz
  - Einzelne '1' können in mehreren Schleifen auftreten. D.h., mehrere zusammengefasste Felder dürfen sich überlappen.
- \* Die Nachbarschaft erstreckt sich auch über die Ränder hinaus (torusförmiger Abschluss)!
- \* Prüfen: Terme der Ordnung p entsprechen Feldern der Größe 2<sup>p</sup>. D.h., werden 2<sup>p</sup> Felder zusammengefasst, reduziert sich die Anzahl Variablen in einem Term um p.

### Beispiel:



$$\rightarrow$$
 f(a,b,c,d) = c +  $\overline{b}\overline{d}$  +  $\overline{a}bd$ 

# Minimierung mit KV-Diagrammen

### - Primimplikanten:

Durch Zusammenfassen von Mintermen zu *möglichst gro-*ßen Feldern der Größe 2<sup>i</sup> erhält man die Primimplikanten der Funktion.

### - Wesentliche Primimplikanten:

Diejenigen Felder, die als einzige einen Minterm überdecken, entsprechen den wesentlichen Primimplikanten und müssen in die DMF aufgenommen werden.

### - Minimale Restüberdeckung:

Die noch nicht abgedeckten Minterme müssen mit einer *minimalen* Anzahl der verbleibenden (nicht wesentlichen) Primimplikanten überdeckt werden (i. Allg. nicht eindeutig!).

Beispiel: (vgl. auch Quine-McCluskey-Beispiel, s. unten)



# KV-Diagramme mit 5 und 6 Variablen

#### 5 Variablen:

Ein KV-Diagramm mit 5 Variablen kann aus 2 KV-Diagrammen mit 4 Variablen abgeleitet werden, wobei Minterme in den jeweils sich entsprechenden Feldern in beiden Teildiagrammen ebenfalls benachbart sind.

Eine übliche Darstellung besteht aus zwei versetzten 4-Variablen-Diagrammen mit zusätzlichen Diagonalen, wobei Einträge oberhalb der Diagonale zu dem einen 4-Variablen-Teildiagramm gehören, die unterhalb zu dem anderen.

D. h., Minterme ober- und unterhalb der Diagonalen im gleichen Kästchen sind benachbart.

Beispiel: Nachbarterme von Minterm abcde



### Beispiel:



Achtung: Felder in benachbarten Kästchen dürfen nur zusammengefasst werden, wenn sie im gleichen oberen oder unteren Teilfeld (d. h. oberhalb bzw. unterhalb der Diagonalen) stehen!

### 6-Variablen Diagramme

KV-Diagramme mit 6 Eingangsvariablen können aus 4 Teildiagrammen mit je 4 Variablen aufgebaut werden, die durch 4 Teilfelder im 4-Variablen-Diagramm darstellbar sind.



KV-Diagramm für mehr als 6 Variablen sind nicht mehr überschaubar!

# Systematische Vorgehensweise bei der KV-Minimierung:

**Ziel:** Mit möglichst wenig Feldern alle Einsen der Funktion erfassen

→ möglichst große Felder finden

**Strategie:** Erst wesentliche Primimplikanten ermitteln, dann minimale Restüberdeckung. D. h., mit möglichst wenig Schritten alle Einsen erfassen.

#### Schritte:

- (1) Wähle einen Minterm (eine 1), der noch nicht abgedeckt ist.
- (2) Betrachte die benachbarten Einsen dieses Minterms. Falls ein einziger Term nach dem maximalen Verschmelzen den Minterm abdeckt, ist dieser Term ein wesentlicher Primimplikant und muss in die DMF aufgenommen werden.
- (3) Wiederhole (1) und (2), bis alle wesentlichen Primipplikanten gefunden worden sind.
- (4) Suche eine minimale Menge von Primimplikanten, die alle übrigen, noch nicht abgedeckten Minterme (Einsen) überdecken. Gibt es mehrere solcher Mengen, wähle die mit den wenigsten Variablen (minimale Restüberdeckung).

# **Konjunktive Minimalform (KMF)**

Analog zur DMF enthält die konjunktive Minimalform KMF die minimale Anzahl von Variablen und Termen in konjunktiver Normalform (KNF).

Sie bietet sich für Schaltfunktionen mit wenigen '0' bzw. einer "günstigen" Anordnung der '0' an.

### **KV-Diagramm mit Mintermen:**

Zusammenfassen der Felder mit "0" minimiert  $\bar{f}$  statt f, d. h.  $\bar{f}$  liegt als DMF vor. Anwendung des De Morganschen Gesetzes liefert dann f in KMF.

### Beispiel:



DMF: 
$$f = \overline{ac} + \overline{bc}$$

DMF von 
$$\bar{f}$$
:  $\bar{f} = c + ab$ 

De Morgan: 
$$f = \overline{c + ab} = \overline{c} * \overline{ab}$$

KMF von f 
$$= \overline{c}(\overline{a} + \overline{b})$$

### **KV-Diagramm mit Maxtermen**

Analog zum KV-Diagramm für Minterme lassen sich auch KV-Diagramme für *Maxterme* konstruieren.



Die Maxterme können dann analog zu Mintermen mittels der Beziehung

$$(x+y)(x+y) = x$$

zusammengefasst und damit die KMF direkt bestimmt werden.

Weiteres graphisches Minimierungsverfahren:

Händlerscher Kreisgraph (bis 5 Variable)

# 4.2.3 Algorithmisches Verfahren nach Quine-McCluskey

### Ausgangsbasis: Satz von Quine

Sei  $f \neq 0$ . Dann besteht eine Minimalform einer Schaltfunktion f ausschließlich aus Primimplikanten von f.

#### Schritte:

- I. Erstellen der disjunktiven kanonischen Normalform (DKN)
- II. <u>Ermitteln der Primimplikanten</u>
  - Einteilen der Minterme in Klassen K<sub>i</sub>, wobei K<sub>i</sub> alle Minterme mit i nichtnegierten Variablen enthält.
  - Zusammenfassen von Mintermen benachbarter Klassen gemäß

$$xy + xy = x$$
.

- Verschmolzene Minterme werden abgehakt.
- Die neu entstandenen Terme höherer Ordnung werden ggf. weiter verschmolzen und abgehakt, bis keine weitere Zusammenfassung möglich ist.
- Nicht mehr verschmelzbare Terme bzw. Minterme sind die gesuchten Primimplikanten (auch Primterme genannt).
- III. Bestimmen der wesentlichen Primimplikanten

(wesentlich: enthält als einziger einen der Minterme und muss daher **unbedingt** verwendet werden)

### IV. Auswahl der minimalen Restüberdeckung

(d.h. der durch die wesentlichen Primimplikanten nicht abgedeckten Minterme mittels unwesentlicher Primimplikanten)

### **Beispiel:**

$$f = ab + \overline{ab} c + \overline{bcd} + \overline{abd} + \overline{abc}$$

### Schritt I: DKN bilden

Erweitern analog zu: 
$$ab = abc + abc$$
  
=  $abcd + abcd + abcd + abcd$ 

→ **DKN** 
$$f = abcd + abc d + abc d$$

### **Schritt II:** Ermitteln der Primimplikanten

Teilschritt a: Bilde eine Tabelle und trage in die erste Spalte die binär dargestellten Indizes aller Minterme von f sortiert nach der Anzahl der Einsen.

Teilschritt b: Fasse Terme aus benachbarten Gruppen, die sich nur in einer Stelle unterscheiden, zusammen und markiere sie.

Teilschritt c: Wiederhole bis keine Terme mehr zusammengefasst werden können.

Zum Verschmelzen verwendete Terme können abgehakt werden.

Die am Ende verbleibenden Terme sind die Primimplikanten.

# Schritt II: Primimplikanten

| Klasse         | #  | Minterme | verschmol-<br>zene Minterme | neue Terme | verschmol-<br>zene Terme | neue<br>Terme |
|----------------|----|----------|-----------------------------|------------|--------------------------|---------------|
|                | 0  |          | 0,1                         |            |                          |               |
|                | U  | abcd     |                             | abc<br>    | 0,1 - 2,3                | ab<br>        |
| $K_0$          |    |          | 0,2                         | abd        | 0,2 - 1,3                | ab<br>        |
|                |    |          |                             |            | 0,2 - 8,10               | bd            |
|                |    |          | 0,8                         | bcd        | 0,8 - 2,10               | bd            |
|                | 1  | abcd     | 1,3                         | abd        |                          |               |
|                | 2  | abcd     | 2,3                         | abc        |                          |               |
| K₁             |    |          | 1,5                         | acd        |                          |               |
| ·              | 8  | abcd     | 2,10                        | bcd        |                          |               |
|                |    |          | 8,10                        | abd        | 8,10 - 12,14             | ad            |
|                |    |          | 8,12                        | acd        | 8,12 - 10,14             | ad            |
|                | 3  | abcd     | 5,13                        | bcd        |                          |               |
|                |    |          | 12,13                       | abc        | 12,13 - 14,15            | ab            |
| V              | 5  | abcd     | 10,14                       | acd        |                          |               |
| K <sub>2</sub> | 10 | abcd     | 12,14                       | abd        | 12,14 - 13,15            | ab            |
|                |    |          |                             |            |                          |               |
|                | 12 | abcd     |                             |            |                          |               |
|                | 13 | abcd     | 13,15                       | abd        |                          |               |
| K <sub>3</sub> |    |          | 14,15                       | abc        |                          |               |
|                | 14 | abcd     |                             |            |                          |               |
| K <sub>4</sub> | 15 | abcd     |                             |            |                          |               |

### Schritt III: Wesentliche Primimplikanten identifizieren

Die Primimplikanten werden in einer Matrix, der Primimplikantentabelle, den Mintermen gegenüber gestellt, d.h. alle Minterme angekreuzt, die in einem Primimplikanten enthalten sind.

Primimplikantentabelle: (Überdeckungsmatrix)

| Minterme        |   |   |   |            |   |   |    |    |    |    |              |              |
|-----------------|---|---|---|------------|---|---|----|----|----|----|--------------|--------------|
| Prim-impl.      | 0 | 1 | 2 | 3          | 5 | 8 | 10 | 12 | 13 | 14 | 15           | WP           |
| impl. acd       |   | Χ |   |            | X |   |    |    |    |    |              |              |
| bcd<br>ab<br>bd |   |   |   |            | X |   |    |    | Χ  |    |              |              |
| $\overline{ab}$ | X | Χ | X | $\bigcirc$ |   |   |    |    |    |    |              | $\leftarrow$ |
|                 | X |   | X |            |   | X | Χ  |    |    |    |              |              |
| $\bar{ad}$      |   |   |   |            |   | X | Χ  | Χ  |    | Χ  |              |              |
| ab              |   |   |   |            |   |   |    | X  | Χ  | Χ  | $\bigotimes$ | $\leftarrow$ |

Anmerkung: Ein x kennzeichnet hier die Überdeckung eines Minterms mit einem Primimplikanten.

Wenn z. B. Primimplikant ab in die DMF aufgenommen wird, dann werden die Minterme

$$m_0$$
,  $m_1$ ,  $m_2$  und  $m_3$ 

genau dann 1, wenn ab = 1 ist.

Wesentliche Primimplikanten (Kernimplikanten, Hauptterme) decken als einzige einen Minterm ab und **müssen** daher verwendet werden.

Das sind hier  $\overline{a}\,\overline{b},ab$ , da sie als einzige die Minterme 3 bzw. 15 abdecken.

Die durch die Primimplikanten abgedeckten Minterme können gestrichen werden.

### Primimplikantentabelle:



**Schritt IV:** Minimale Restüberdeckung bestimmen

Die wesentlichen Primimplikanten und die durch sie abgedeckten Minterme werden aus der Primimplikantentabelle entfernt.

Die noch nicht durch die wesentlichen Primimplikanten abgedeckten Minterme müssen durch eine *minimale* Menge der unwesentlichen Primimplikanten überdeckt werden.

|                 |   | 5 | 8 | 10 |  |
|-----------------|---|---|---|----|--|
| acd             |   | X |   |    |  |
| $b\bar{c}d$     |   | X |   |    |  |
| $\overline{bd}$ | 1 |   | X | X  |  |
| ad              |   |   | X | X  |  |
|                 |   |   |   |    |  |

Bei einfachen Schaltfunktionen kann die minimale Restüberdeckung unmittelbar aus der Tabelle bestimmt werden.

### Minimierte Schaltfunktion (DMF)

Die DMF enthält die Disjunktion aus <u>allen</u> wesentlichen Primimplikanten und die unwesentlichen Primimplikanten aus einer <u>minimalen Restüberdeckung</u>. Für letzteres gibt es oft mehrere (hier 2 + 2) gleichwertige Lösungen.

Hier: 
$$f = ab + \overline{ab} + \begin{cases} \overline{acd} \\ \overline{bcd} \end{cases} + \begin{cases} \overline{bd} \\ \overline{ad} \end{cases}$$

Wenn die Restüberdeckung nicht so offensichtlich zu finden ist wie hier, kann nach folgenden Regeln systematischer vorgegangen werden:

### **Spaltendominanz:**

Eine Spalte  $S_i$  einer Primimplikantentabelle dominiert eine Spalte  $S_j$ , wenn sie mindestens in allen Zeilen einen Eintrag hat, für die auch die Spalte  $S_j$  einen Eintrag besitzt. D.h., jeder Primplikant (Zeile), der Spalte  $S_j$  überdeckt, überdeckt auch Spalte  $S_i$ .

→ Die dominierende Spalte S<sub>i</sub> kann entfernt werden, weil die Spalte S<sub>j</sub> auf jeden Fall überdeckt werden muss und damit dann auch die Spalte S<sub>i</sub> überdeckt wird.

### Zeilendominanz:

Eine Zeile P<sub>i</sub> dominiert eine Zeile P<sub>j</sub>, wenn sie mindestens alle Spalten der Zeile P<sub>i</sub> überdeckt.

→ Dominierte Zeile P<sub>j</sub> löschen.

Bei gleicher Anzahl abgedeckter Spalten die Zeile mit den höheren Kosten löschen.

### 1. Schritt: Bestimmung der wesentlichen Primimplikanten



und Eliminieren der Primimplikanten sowie der dadurch abgedeckten Minterme



- 2. Schritt: Spaltendominanz Entfernen aller Minterme im Rest, die einen anderen Minterm dominieren
  - $P_2$  X X  $P_4$  X X X  $P_5$  X X X Y
- 3. Schritt: Zeilendominanz Entferne alle Primterme, die durch einen anderen, nicht längeren dominiert werden

$$\begin{array}{ccc} P_2 & X \\ \hline P_4 & X \\ \hline P_5 & X \\ \hline P_6 & X \\ \hline \end{array}$$

→ Minimal ist die Lösung: P<sub>1</sub>, P<sub>3</sub>, P<sub>2</sub>, P<sub>5</sub>.

### Systematische Bestimmung der minimalen Restüberdeckung

Es gibt weitere systematische Verfahren zum Auffinden der minimalen Restüberdeckung (programmierbar), die vor allem bei komplexeren Schaltfunktionen angewandt werden.

### Beispiel: Verfahren von Petrick

(1) Ordne den Zeilen der Tabelle mit den unwesentlichen Primimplikanten die Schaltvariablen P<sub>1</sub>, P<sub>2</sub>, ... zu.

| Beispiel: |                     |  | 0 | 1 | 2 | 5 | 6 | 7 |
|-----------|---------------------|--|---|---|---|---|---|---|
|           | $P_1 \overline{ab}$ |  | X | X |   |   |   |   |
|           | $P_2 \overline{ac}$ |  | X |   | X |   |   |   |
|           | $P_3 \overline{bc}$ |  |   | X |   | X |   |   |
|           | P <sub>4</sub> bc   |  |   |   | X |   | X |   |
|           | P <sub>5</sub> ac   |  |   |   |   | X |   | x |
|           | P <sub>6</sub> ab   |  |   |   |   |   | X | x |
|           |                     |  |   |   |   |   |   |   |

(2) Bilde eine Schaltfunktion P, die 1 liefert, wenn alle *Spalten* (Minterme) abgedeckt sind.

P ist eine Konjunktion von ODER-verknüpften Termen  $(P_{i0} + P_{i1} + ...)$ , wobei die  $P_{i0}$ ,  $P_{i1}$ , ... denjenigen Zeilen entsprechen, die die Spalte i überdecken (KNF). Hier:

$$P = (P_1 + P_2)(P_1 + P_3)(P_2 + P_4)(P_3 + P_5)(P_4 + P_6)(P_5 + P_6)$$

(3) Minimiere diese Schaltfunktion P durch Ausmultiplizieren und Reduktion mittels X+XY=X (relativ einfach, da keine negierten Terme):

$$P = P_1 P_4 P_5 + P_1 P_2 P_5 P_6 + P_2 P_3 P_4 P_5 + P_1 P_3 P_4 P_6 + P_2 P_3 P_6$$

- (4) Jeder Term steht für eine Menge von unwesentlichen Primimplikanten, die jeweils alle Minterme überdecken.
  - → Wähle diejenigen Terme mit der geringsten Anzahl von Variablen aus:

$$P_1P_4P_5$$
,  $P_2P_3P_6$ 

D. h., die Primimplikanten P1, P4 und P5 bzw. alternativ P2, P3 und P6 decken jeweils alle Minterme ab.

(5) Bestimme für jeden dieser Terme die Anzahl von Schaltvariablen in der zugehörigen DNF aus unwesentlichen Primimplikanten. Das Minimum entspricht der gesuchten minimalen Restüberdeckung, in diesem Beispiel also:

$$F = \overline{ab} + \overline{bc} + \overline{ac}$$
 oder

$$F = \overline{ab} + \overline{bc} + ab$$

mit je 6 Schaltvariablen.

(6) Die gesuchte disjunktive Minimalform DMF kann nun bestimmt werden, indem die wesentlichen Primimplikanten noch zu einer der Funktionen F mit der minimalen Restüberdeckung hinzugenommen werden.

Für Handauswertung bei größeren Schaltfunktionen recht mühsam, aber leicht programmierbar. Das Verfahren von Petrick hat allerdings exponentielle Laufzeit. Für die Logiksynthese komplexer Schaltnetze werden deshalb in der Praxis oft Verfahren angewendet, die nur eine "gute" Lösung liefern.

# 4.2.4 Minimierung partiell definierter Schaltfunktionen

Für einige Variablenbelegungen ist bei partiell definierten Schaltfunktionen der Funktionswert nicht definiert (bzw. beliebig 0 oder 1, d.h. "don't care"), z. B. weil eine Kombination von Eingangssignalen nicht auftreten kann. Folglich kann das Ausgangssignal für don't cares geeignet gewählt werden, um eine Schaltfunktion zu minimieren.

f: 
$$S \rightarrow B$$
 mit  $S \subset B^n$   $B = \{0,1\}$ 

### Beispiel:

| а | b | С | d | f(a, b, c, d) |
|---|---|---|---|---------------|
| 0 | 0 | 0 | 0 | 1             |
| 0 | 0 | 0 | 1 | 1             |
| 0 | 0 | 1 | 0 | 0             |
| 0 | 0 | 1 | 1 | 0             |
| 0 | 1 | 0 | 0 | 1             |
| 0 | 1 | 0 | 1 | X             |
| 0 | 1 | 1 | 0 | 1             |
| 0 | 1 | 1 | 1 | 0             |
| 1 | 0 | 0 | 0 | 1             |
| 1 | 0 | 0 | 1 | 1             |
| 1 | 0 | 1 | 0 | 1             |
| 1 | 0 | 1 | 1 | X             |
| 1 | 1 | 0 | 0 | X             |
| 1 | 1 | 0 | 1 | X             |
| 1 | 1 | 1 | 0 | 0             |
| 1 | 1 | 1 | 1 | 1             |

|      |    | a, b |    |    |     |  |  |
|------|----|------|----|----|-----|--|--|
|      | ı  | 00   | 01 | 11 | _10 |  |  |
|      | 00 | 1    | 1  | X  | 1   |  |  |
| o d  | 01 | 1    | Х  | х  | 1   |  |  |
| c, d | 11 |      |    | 1  | х   |  |  |
|      | 10 |      | 1  |    | 1   |  |  |

$$x = don't care$$

### Minimierung im KV-Diagramm:

Don't care-Terme können leicht zur Minimierung verwendet werden, indem sie selektiv (virtuell) so auf 1 gesetzt werden, dass möglichst große '1'-Felder entstehen. Sie können, müssen aber nicht für die Bildung von möglichst großen '1'-Feldern berücksichtigt werden.



$$f = \overline{c} + ad + a\overline{b} + \overline{abd}$$
 (L<sub>V</sub>(f) = 8)

statt

$$f = \overline{bc} + \overline{abd} + a\overline{bd} + a\overline{bd} + abcd$$
  $(L_V(f) = 12)$ 

ohne Ausnutzung von don't cares bzw. bei don't care = 0

### Minimierung mittels Quine-McCluskey:

Veranschaulichung im KV-Diagramm:

Beispiel:



Zunächst alle Don't care-Terme "virtuell" auf 1 setzen und die nichtredundanten Minterme (also nicht die don't cares) markieren. (Hier sind sie fett gedruckt.)

$$f(a,b,c,d) = \mathbf{m_2} + \mathbf{m_3} + \mathbf{m_4} + \mathbf{m_5} + \mathbf{m_6} + \mathbf{m_7} + \mathbf{m_8} + \mathbf{m_{11}} + \mathbf{m_{15}}$$
  
(m<sub>i</sub>: Minterm i, z. B.  $\mathbf{m_2} = \overline{\mathbf{abcd}}$ )

### **Ermittlung der Primimplikanten (Schritt II)**

|                 | #  | Minterme | Verschmelzung |      | Verschmelz                | Primimp. |      |
|-----------------|----|----------|---------------|------|---------------------------|----------|------|
|                 | 2  | 0010     | <b>2</b> ,3   | 001- | <b>2</b> ,3 - <b>6</b> ,7 | 0-1-     | ac   |
| K <sub>1</sub>  | 4  | 0100     | <b>2</b> ,6   | 0-10 | <b>2</b> , <b>6</b> - 3,7 | 0-1-     |      |
| rx <sub>1</sub> | 8  | 1000     | <b>4</b> ,5   | 010- | 4,5 - 6,7                 | 01       | abcd |
|                 |    |          | <b>4</b> ,6   | 01-0 | 4,6 - 5,7                 | 01       | ab   |
|                 | 3  | 0011     | 3,7           | 0-11 | 3,7 - 11,15               | 11       | cd   |
| $K_2$           | 5  | 0101     | 3,11          | -011 | 3,11 - 7,15               | 11       |      |
|                 | 6  | 0110     | <b>5</b> ,7   | 01-1 |                           |          |      |
|                 |    |          | <b>6</b> ,7   | 011- |                           |          |      |
| $K_3$           | 7  | 0111     | 7,15          | -111 |                           |          |      |
|                 | 11 | 1011     | 11,15         | 1-11 |                           |          |      |
| $K_4$           | 15 | 1111     |               |      |                           |          |      |

Bei Schaltfunktionen mit Redundanzen werden redundante Minterme zwar in die Tabelle aufgenommen und zum Verschmelzen verwendet, aber nicht bei der Ermittlung der Primimplikanten berücksichtigt.

Deshalb ergibt sich hier:

$$f = ac + ab$$

Bemerkung: Hier alternative Form der Tabelle mit Darstellung der Minterme als Bitvektoren Bei Verschmelzung steht '-' für weggefallene Variablen.

## Wesentliche Primimplikanten (Schritt III)

Nur 'echte' (notwendige) Minterme übernehmen, denn die don't care-Terme dienen nur der Vereinfachung (Verschmelzung) und sind keine Primimplikanten.

|                  | . 1 | ∕linter |   |   |                                 |
|------------------|-----|---------|---|---|---------------------------------|
| Prim-<br>implik. | 2   | 4       | 5 | 6 |                                 |
| ac               | X   |         |   | х | _<br>definition — ac wesentlich |
| ab               |     | X       | X | х | ab wesentlich                   |
| cd               |     |         |   |   |                                 |
| abcd             |     |         |   |   |                                 |

# Restüberdeckung (Schritt IV)

entfällt hier

und damit ist

$$f(a,b,c,d) = \overline{a}c + \overline{a}b$$

(vgl. KV-Diagramm)

# 4.3 Minimierung von Schaltnetzen mit mehreren Ausgängen

Die Minimierung der einzelnen Schaltfunktionen liefert bei Schaltnetzen mit mehreren Ausgängen meist nicht die minimale Lösung für das gesamte Schaltnetz (Anzahl Gatter, Anzahl Leitungen), da häufig Teile der Schaltung mehrfach genutzt werden können.

Meist ist es das primäre Ziel, die Anzahl von Gattern zu reduzieren, und dann erst die Anzahl der Leitungen.

### Beispiel:

$$f(a, b, c) = (y_1, y_2, y_3)$$

$$y_1 = \overline{abc} + \overline{abc} + \overline{abc}$$

$$y_2 = \overline{abc} + \overline{abc} + \overline{abc}$$

$$y_3 = \overline{abc} + \overline{abc} + \overline{abc} + \overline{abc} + \overline{abc}$$

### Einzelminimierung mit KV-Diagramm





$$y_3 = a + b$$

1

Realisierung mit UND/ODER-Gattern:



Vereinfachung durch Mehrfachbenutzung von Termen, hier:  $(\overline{bc})$  (siehe auch KV-Diagramm)



Weitere Vereinfachung durch Abkehr von DMF für y<sub>3</sub>:

$$y_3 = a + bc(a + \overline{a}) = a + abc + \overline{a}bc = a + \overline{a}bc$$
  
(siehe auch KV-Diagramm)

### Minimale Schaltung:



Schaltnetze mit Verzweigungen heißen auch *vermaschte* Schaltnetze.

Terme, die in mehreren Schaltfunktionen des Schaltnetzes auftreten heißen Koppelterme.

(hier z. B.: bc, abc)

Es gibt systematische Verfahren, die die Minimierung von Schaltnetzen unter Berücksichtigung von Koppeltermen erlauben.

## Mehrfach-Ausgangs-Minimierung mit KV-Diagrammen

## Beispiel $f(a, b, c) = (y_1, y_2)$



$$y_1 = a + b$$





Unabhängige Realisierung ohne Koppelterme





Minimierte Schaltung mit Koppelterm

Systematische Ermittlung der Koppelterme auch als Primimplikanten der m-Produktfunktionen

Vorgehensweise (KV-Diagramme oder Quine-McCluskey)

- (1) Bilde alle Produktfunktionen aus m = 2, 3, ... n Ausgangsfunktionen (m-Produktfunktionen mit  $2 \le m \le n$ ).
- (2) Ermittle die Primimplikanten der Produktfunktionen (Kandidaten für Koppelterm).
- (3) Ermittle die bereits durch die wesentlichen Primimplikanten außerhalb der Produktfunktionen abgedeckten Minterme der Einzelfunktionen.
- (4) Decke die restlichen Minterme der Einzelfunktionen durch eine minimale Menge der Primimplikanten der Produktfunktionen ab.

Beispiel: m = 2



Sehr hohe Komplexität: 2<sup>n</sup>-n-1 Produktfunktionen! Daher meist heuristische Verfahren (z. B. Espresso II), die nicht unbedingt das absolute Minimum, aber eine "gute" Lösung finden.

## 4.4 Wichtige Schaltnetze

## **Multiplexer (MUX)**

Multiplexer werden zur Auswahl von Datenquellen, also als Datenselektor, eingesetzt.

Sie beinhalten einen Decoder für die Steuersignale, so dass mit n Steuereingängen bis zu 2<sup>n</sup> Quellen ausgewählt werden können.



$$y = mux(c_{n-1}, ..., c_0, x_0, ..., x_{2^n-1}) = x_{(c_{n-1}, ..., c_0)_2}$$

Derjenige Eingang x<sub>i</sub> wird auf den Ausgang y durchgeschaltet, dessen Index i gleich den Steuereingängen interpretiert als Dualzahl ist.

## Realisierung beliebiger Schaltfunktionen mit Multiplexern

$$f(c_{n-1},...,c_1,c_0) = \sum_{i=0}^{2^n-1} m_i \cdot f_i$$

Prinzip: Jeder Eingang x<sub>i</sub> entspricht einem Minterm m<sub>i</sub> und wird genau dann auf 1 gesetzt, wenn er in der DKNF enthalten ist, sonst 0. Somit kann mit einem (2<sup>n</sup>-zu-1)-Multiplexer jede beliebige Schaltfunktion mit n Variablen realisiert werden, indem die Eingänge entsprechend der zu realisierenden Schaltfunktion mit 0 bzw. 1 belegt werden.

## Beispiel: Summe beim Volladdierer



$$S = f(a,b,c) = abc + abc + abc + abc$$
$$= m_1 + m_2 + m_4 + m_7$$

<u>Hinweis:</u> Es reicht auch ein (2<sup>n-1</sup>-zu-1)-Multiplexer für alle nstelligen Schaltfunktionen, denn die Adresse und der zugehörige Dateneingang sind UND-verknüpft.

Wird ein Steuersignal (hier a) geeignet auf die Multiplexereingänge geschaltet, muss der Multiplexer dann nur noch halb so groß sein. Denn jeder Eingang des Multiplexers kann für 2 Minterme pa und pa, d. h. zwei Zeilen der Wahrheitstafel, genutzt werden.

Er kann mit a, a, 0 oder 1 stets so beschaltet werden, dass sich gerade der gewünschte Funktionswert f ergibt.

## Beispiel: Summe beim Volladdierer (vgl. oben)



GTI

4 - 41

## Multiplexer als Integrierte Schaltung

Der TTL-Baustein SN74251 und seine Varianten sind z.B. 8-zu-1-Multiplexer mit einem Tristate-Ausgang (s. unten).



#### MOTOROLA

## 8-INPUT MULTIPLEXER WITH 3-STATE OUTPUTS

The TTL/MSI SN74LS251 is a high speed 8-Input Digital Multiplexer. It provides, in one package, the ability to select one bit of data from up to eight sources. The LS251 can be used as a universal function generator to generate any logic function of four variables. Both assertion and negation outputs are provided.

- · Schottky Process for High Speed
- Multifunction Capability
- · On-Chip Select Logic Decoding
- Inverting and Non-Inverting 3-State Outputs
- · Input Clamp Diodes Limit High Speed Termination Effects



| PIN NAMES       |                                     | LOADING (Note a) |           |  |  |
|-----------------|-------------------------------------|------------------|-----------|--|--|
|                 |                                     | HIGH             | LOW       |  |  |
| S0-S2           | Select Inputs                       | 0.5 U.L.         | 0.25 U.L. |  |  |
| E <sub>0</sub>  | Output Enable (Active LOW) Inputs   | 0.5 U.L.         | 0.25 U.L. |  |  |
| 10-17           | Multiplexer Inputs                  | 0.5 U.L.         | 0.25 U.L. |  |  |
| <u>Z</u>        | Multiplexer Output                  | 65 U.L.          | 15 U.L.   |  |  |
| Z               | Complementary Multiplexer Output    | 65 U.L.          | 15 U.L.   |  |  |
| NOTES:          |                                     | '                | •         |  |  |
| a. 1 TTL Unit L | oad (U.L.) = 40 μA HIGH/1.6 mA LOW. |                  |           |  |  |

SN54/74LS251

8-INPUT MULTIPLEXER WITH 3-STATE OUTPUTS

LOW POWER SCHOTTKY





## Mehrfach-Multiplexer

Multiplexer werden auch zur Auswahl von ganzen Datenvektoren eingesetzt und dazu mehrere 1-Bit-Mulitplexer parallel geschaltet, die dann gemeinsam von einem Steuersignal, hier c, gesteuert werden.



Für parallele Multiplexer (z.B. bei Bitvektoren) reicht ein 1-aus-n-Decoder für die Steuersignale.

Anstatt für jedes Bit einen Multiplexer zu malen, wird ein Multiplexer auch für die ganzen Bitvektoren gezeichnet.

## **Multiplexer und Busse**

Für größere Multiplexer werden auch größere Gatter und damit viele Leitungen und Chipfläche benötigt. Gerade in Mikroprozessoren und anderen Rechenschaltungen werden deshalb so genannte **Busse** eingesetzt.

Bei Bussen werden Leitungen mehrfach für die Übertragung von alternativen Datenquellen genutzt.

Dafür werden an den Ausgängen der Datenquellen **Tristate-Treiber** (Three-State-) eingesetzt. D.h., mit einem Steuersignal wird der Ausgang aktiv bzw. inaktiv (passiv, hochohmig) geschaltet. Nur im aktiven Zustand hat der Treiber die Möglichkeit, den Leitungszustand auf '0' oder '1' zu setzen.



Der inaktive, hochohmige Zustand wird in den logischen Gleichungen bzw. Funktionstabellen meist mit 'Z' gekennzeichnet.

Mit solchen Tristate-Treibern lassen sich dann ganz elegant Multiplexer und Busse realisieren. Voraussetzung ist, dass immer genau ein Treiber pro Leitung bzw. Satz von Treibern pro Bus aktiviert wird.

#### **Bidirektionale Busse**

Gerade an den Schnittstellen von Mikroprozessoren und ihrer Peripherie sowie innerhalb der Schaltungen müssen Signale häufig in beide Richtungen ausgetauscht werden. Dazu werden bidirektionale Treiber, auch <u>Transceiver</u> genannt, bzw. bidirektionale Busse verwendet.



SN54LS245, SN74LS245 OCTAL BUS TRANSCEIVERS WITH 3-STATE OUTPUTS

SDLS146A - OCTOBER 1976 - REVISED FEBRUARY 2002

- 3-State Outputs Drive Bus Lines Directly
- PNP Inputs Reduce dc Loading on Bus Lines
- Hysteresis at Bus Inputs Improves Noise Margins
- Typical Propagation Delay Times Port to Port, 8 ns

| TYPE      | I <sub>OL</sub><br>(SINK<br>CURRENT) | IOH<br>(SOURCE<br>CURRENT) |  |  |
|-----------|--------------------------------------|----------------------------|--|--|
| SN54LS245 | 12 mA                                | −12 mA                     |  |  |
| SN74LS245 | 24 mA                                | −15 mA                     |  |  |

#### description

These octal bus transceivers are designed for asynchronous two-way communication between data buses. The control-function implementation minimizes external timing requirements.

The devices allow data transmission from the A bus to the B bus or from the B bus to the A bus, depending on the logic level at the direction-control (DIR) input. The output-enable  $(\overline{OE})$  input can disable the device so that the buses are effectively isolated.

SN54LS245 . . . J OR W PACKAGE SN74LS245 . . . DB, DW, N, OR NS PACKAGE (TOP VIEW)



SN54LS245 . . . FK PACKAGE (TOP VIEW)



## **Demultiplexer (DEMUX)**

Demultiplexer dienen der selektiven Verteilung von Datenströmen an alternative Datensenken.

Mit n Steuereingängen kann eine Datenquelle (hier x) auf bis zu  $2^n$  Ausgänge  $(y_0, ..., y_{2^{n-1}})$  geschaltet werden.



demux
$$(x, c_{n-1}, ..., c_0) = (y_0, ..., y_{2^n-1})$$

mit: 
$$y_i = \begin{cases} x, & \text{falls } i = (c_{n-1}, ..., c_0)_2 \\ 0, & \text{sonst (neutrales Element)} \end{cases}$$

Eingang x wird also auf denjenigen Ausgang y<sub>i</sub> durchgeschaltet, dessen Index i gleich den Steuereingängen interpretiert als Dualzahl ist. Die übrigen Ausgänge y<sub>i</sub> sind Null.

## Komparatoren für (pos.) Dualzahlen

4-Bit Komparator (Vergleicher)



$$komp(a_{N-1},...,a_0,b_{N-1},...,b_0) = (y_{AB})$$

mit: 
$$y_{A < B} = 1$$
 falls  $(a_{N-1}, ..., a_0)_2 < (b_{N-1}, ..., b_0)_2$ , sonst 0  
 $y_{A = B} = 1$  falls  $(a_{N-1}, ..., a_0)_2 = (b_{N-1}, ..., b_0)_2$ , sonst 0  
 $y_{A > B} = 1$  falls  $(a_{N-1}, ..., a_0)_2 > (b_{N-1}, ..., b_0)_2$ , sonst 0

Realisierung durch Subtrahierer oder direkt als Schaltnetz möglich

Bei einer Realisierung als zweistufiges Schaltnetz wird bei größeren Wortbreiten der Realisierungsaufwand recht groß. Deswegen wird der Vergleicher kaskadiert, also der Vergleich stufenweise durchgeführt und die Ergebnisse zusammengefasst.

→ mehrstufige Logik

## Realisierung als TTL-IC

Ein 4-Bit-Komparator in TTL-Technik ist der SN7485.

TRUTH TABLE

| COMPARING INPUTS                                                                                               |                                                                                                      |                                                                                            |                                 | CASCADING<br>INPUTS |                                |                  | OUTPUTS             |                                |                  |
|----------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------|---------------------------------|---------------------|--------------------------------|------------------|---------------------|--------------------------------|------------------|
| A3,B3                                                                                                          | A2,B2                                                                                                | A <sub>1</sub> ,B <sub>1</sub>                                                             | $A_0,B_0$                       | I <sub>A&gt;B</sub> | I <sub>A<b< sub=""></b<></sub> | I <sub>A=B</sub> | O <sub>A&gt;B</sub> | O <sub>A<b< sub=""></b<></sub> | O <sub>A=B</sub> |
| A3>B3                                                                                                          | Х                                                                                                    | Х                                                                                          | X                               | X                   | X                              | X                | Н                   | L                              | Г                |
| A3 <b3< td=""><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>L</td><td>Н</td><td>L</td></b3<> | X                                                                                                    | X                                                                                          | X                               | X                   | X                              | X                | L                   | Н                              | L                |
| A <sub>3</sub> =B <sub>3</sub>                                                                                 | A2>B2                                                                                                | X                                                                                          | X                               | X                   | X                              | X                | Н                   | L                              | L                |
| A3=B3                                                                                                          | A2 <b2< td=""><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>L</td><td>Н</td><td>L</td></b2<> | X                                                                                          | X                               | X                   | X                              | X                | L                   | Н                              | L                |
| A3=B3                                                                                                          | A2=B2                                                                                                | A1>B1                                                                                      | X                               | X                   | X                              | X                | Н                   | L                              | L                |
| A3=B3                                                                                                          | A2=B2                                                                                                | A1 <b1< td=""><td>X</td><td>X</td><td>X</td><td>X</td><td>L</td><td>Н</td><td>L</td></b1<> | X                               | X                   | X                              | X                | L                   | Н                              | L                |
| A3=B3                                                                                                          | A2=B2                                                                                                | A <sub>1</sub> =B1                                                                         | A <sub>0</sub> >B <sub>0</sub>  | X                   | X                              | X                | Н                   | L                              | L                |
| A3=B3                                                                                                          | A2=B2                                                                                                | A <sub>1</sub> =B <sub>1</sub>                                                             | A <sub>0</sub> <b<sub>0</b<sub> | X                   | X                              | X                | L                   | Н                              | L                |
| A3=B3                                                                                                          | A2=B2                                                                                                | A <sub>1</sub> =B <sub>1</sub>                                                             | $A_0 = B_0$                     | H                   | L                              | L                | Н                   | L                              | L                |
| A3=B3                                                                                                          | A2=B2                                                                                                | A <sub>1</sub> =B <sub>1</sub>                                                             | $A_0 = B_0$                     | L                   | Н                              | L                | L                   | Н                              | L                |
| A3=B3                                                                                                          | A2=B2                                                                                                | A <sub>1</sub> =B <sub>1</sub>                                                             | $A_0 = B_0$                     | X                   | X                              | Н                | L                   | L                              | Н                |
| A3=B3                                                                                                          | A2=B2                                                                                                | A <sub>1</sub> =B <sub>1</sub>                                                             | $A_0 = B_0$                     | Н                   | Н                              | L                | L                   | L                              | L                |
| A3=B3                                                                                                          | A2=B2                                                                                                | A <sub>1</sub> =B <sub>1</sub>                                                             | $A_0 = B_0$                     | L                   | L                              | L                | Н                   | Н                              | L                |

H = HIGH Level L = LOW Level



## Paritätsgenerator/-prüfer zur Fehlererkennung

Paritätsgenerator für gerade Parität (even parity):



Paritätsbit P ergänzt n Datenbits  $x_0$ ,  $x_1$  ...  $x_{n-1}$  so um ein weiteres Bit, dass immer eine *gerade* Anzahl von Einsen entsteht.

 $\Rightarrow$  Einfach-Fehler im gesamten Bitvektor  $x_0, x_1, ... x_{n-1}, P$  (inkl. Paritätsbit) durch Paritätsprüfung erkennbar.

## Paritätsprüfer für gerade Parität



<u>Ungerade Parität:</u> analog mit Ergänzung auf *ungerade* Anzahl von Einsen (odd parity).

#### **Code-Umsetzer**

Schaltnetze können allgemein zur Codeumsetzung (Codierung/Decodierung) zwischen Codes eingesetzt werden. Solche Codeumsetzer überführen allgemein eine Menge von Eingangswerten auf eine Menge von Ausgangswerten. Sie realisieren in der Regel eine Vektorfunktion, z. B.:

- Dezimal-zu-BCD-Decoder
- BCD-zu-Dezimal-Decoder
- BCD-zu-7-Segment-Decoder
- BCD-Code in Gray-Code und umgekehrt

## **Decodierer (1-aus-n-Decoder)**



$$decode(x_0,...,x_{n-1}) = (y_0,y_1,...,y_{2^{n}-1})$$

mit: 
$$y_i = \begin{cases} 1, & \text{falls } (x_{n-1}, ..., X_0)_2 = i \\ 0, & \text{sonst} \end{cases}$$

Diejenige Ausgangsleitung y<sub>i</sub> wird 1, deren Index i als Dualzahl am Eingang anliegt (1-aus-n-Code). Alle anderen sind 0.

Ein 1-aus-n-Decoder wählt z.B. in Multiplexern aus oder aktiviert Treiber von Bussen oder Speicherstellen.

## Beispiel: Codierer (Encoder)

bestimmt die Bitstellennummer eines auf '1' gesetzten Bits.



encode
$$(x_0, x_1, ..., x_{2^{n}-1}) = (y_0, y_1, ..., y_{n-1})$$

mit: 
$$(y_{n-1},...,y_0)_2 = i$$
, wenn  $x_i = 1$ 

Voraussetzung: Nur genau ein x<sub>i</sub> ist 1, alle anderen 0

(1-aus-n Code)

Prioritäts-Codierer: Sind mehrere Eingänge gleichzeitig 1,

bestimmt der mit dem höchsten Index i

den Ausgang.

Beispiel: 8-zu-3-Prioritäts-Encoder

(Ausgang d unterscheidet zwischen  $x_0 = 1$  und alle Eingänge 0)

| $X_0$ | $X_1$ | $X_2$ | $X_3$ | $X_4$ | $X_5$ | $X_6$ | <b>X</b> <sub>7</sub> | а | b | С | d |
|-------|-------|-------|-------|-------|-------|-------|-----------------------|---|---|---|---|
| 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0                     | 0 | 0 | 0 | 0 |
| 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0                     | 0 | 0 | 0 | 1 |
| X     | 1     | 0     | 0     | 0     | 0     | 0     | 0                     | 0 | 0 | 1 | 1 |
| X     | X     | 1     | 0     | 0     | 0     | 0     | 0                     | 0 | 1 | 0 | 1 |
| X     | X     | X     | 1     | 0     | 0     | 0     | 0                     | 0 | 1 | 1 | 1 |
| X     | X     | X     | X     | 1     | 0     | 0     | 0                     | 1 | 0 | 0 | 1 |
| X     | X     | X     | X     | X     | 1     | 0     | 0                     | 1 | 0 | 0 | 1 |
| X     | X     | X     | X     | X     | X     | 1     | 0                     | 1 | 1 | 0 | 1 |
| X     | X     | X     | X     | X     | X     | X     | 1                     | 1 | 1 | 1 | 1 |

## 4.5 Rechenschaltungen

## 4.5.1 Addierer

#### Halbaddierer

Ein Halbaddierer addiert zwei einstellige Binärzahlen zu einem Summenbit S und einem Übertrag Ü.



| Α | В | S | Ü |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |

Schaltfunktionen dazu:

$$S = A \oplus B = \overline{A} B + A \overline{B} = (A + B) \cdot (\overline{AB})$$
  
 $\ddot{U} = AB$ 

Realisierung mit Grundgattern unter Nutzung von Koppelterm AB und alternative Realisierung mit  $S = \overline{AB} + \overline{AB}$ :



## Volladdierer

Ein Volladdierer berücksichtigt auch einen Übertrag C<sub>i-1</sub> (Carry) von der niederwertigeren Stelle i-1.

Durch Kaskadierung können so beliebig breite Addierer realisiert werden.



| $A_{i}$ | $B_{i}$ | $C_{i-1}$ | Si | $C_{i}$ |
|---------|---------|-----------|----|---------|
| 0       | 0       | 0         | 0  | 0       |
| 0       | 0       | 1         | 1  | 0       |
| 0       | 1       | 0         | 1  | 0       |
| 0       | 1       | 1         | 0  | 1       |
| 1       | 0       | 0         | 1  | 0       |
| 1       | 0       | 1         | 0  | 1       |
| 1       | 1       | 0         | 0  | 1       |
| 1       | 1       | 1         | 1  | 1       |

#### Schaltfunktion:

$$\begin{split} S_i &= A_i \oplus B_i \oplus C_{i-1} \\ &= A_i B_i C_{i-1} + \overline{A}_i \overline{B}_i C_{i-1} + \overline{A}_i B_i \overline{C}_{i-1} + A_i \overline{B}_i \overline{C}_{i-1} \end{split}$$

$$C_i = A_i B_i + A_i C_{i-1} + B_i C_{i-1}$$

## Schaltung gemäß DNF





#### Volladdierer aus 2 Halbaddierern



## Beispiel:



## Vergleich:

Volladdierer: 9 Gatter; 2 Gatterlaufzeiten: 2 τ

2 Halbaddierer: 7 Gatter; 4 Gatterlaufzeiten: 4 τ

Anmerkung: Hier vereinfachte Laufzeitbetrachtung durch Elnheitsverzögerung  $\tau$  (Unit Delay) pro Gatter.

## 4.5.2 Paralleladdierer

Paralleladdierer bilden die Summen der jeweiligen Binärstellen parallel und lassen den Übertrag durch die Stufen von der niederwertigsten bis zur höchstwertigen Stelle fortpflanzen (Ripple-Carry- oder Carry-Chain-Addierer).



Nachteil: Es muss gewartet werden, bis der Übertrag bis

zur (N-1)-ten Stelle, also durch N Stufen,

durchgelaufen ist.

Additionszeit: 2N τ (Volladdierer-Realisierung)

bzw.  $(2N + 2) \tau$  (Halbaddierer-Realisierung)

## Voraus-Ermittlung von Überträgen

(Parallele Überlauflogik,"carry look-ahead")

Ziel: Schnellere Generierung der Carry-Signale

Ansatz: Hilfsschaltung zur parallelen Generierung der Carry-

Signale unter Ausnutzung der Hilfsvariablen Gi und

P<sub>i</sub> der Zwischenergebnisse

## Übertrag der Stufe i:

$$C_i = A_i B_i + (A_i \oplus B_i) C_{i-1}$$
$$= G_i + P_i C_{i-1}$$

 $G_i = A_i B_i$  gibt an, ob Carry erzeugt wird ("generate")

 $P_i = A_i \oplus B_i$  gibt an, ob Carry weitergegeben (= 1) oder absorbiert (= 0) wird *("propagate")* 

Leicht aus Halbaddierer-Realisierung zu gewinnen (s. o.).

Für einzelne Überträge gilt damit:

$$C_0 = G_0 + P_0C_{-1}$$

$$C_1 = G_1 + P_1C_0 = G_1 + P_1G_0 + P_1P_0C_{-1}$$

$$C_2 = G_2 + P_2C_1 = G_2 + P_2G_1 + P_2P_1G_0 + P_2P_1P_0C_{-1}$$

$$C_3 = G_3 + P_3C_2 = G_3 + P_3G_2 + P_3P_2G_1 + P_3P_2P_1G_0 + P_3P_2P_1P_0C_{-1}$$

•

•

Alle Überträge lassen sich damit in nur 2 Gatterlaufzeiten vorab ermitteln.

<u>Beispiel:</u> ÜES (Übertragungs-Ermittlungs-Schaltung, Carry-Look-Ahead-Generator) für 4-Bit Addierer mit Propagate/Generate-Ausgängen



Ripple Carry:  $8 \tau$ , 36 Gatter (Volladdierer)

10 τ, 28 Gatter (Halbaddierer)

Carry look-ahead:  $6 \tau$ , 28 + 14 = 42 Gatter (Halbaddierer)

→ Der Aufwand wächst von Stelle zu Stelle überproportional.

## Größere Wortlängen

Die vollständige Vorabermittlung des Übertrags ist theoretisch möglich, aber zu aufwendig bei großen Wortbreiten.

Deshalb Kaskadierung von ÜES (meist Blöcke mit 4 Bit)

$$C_3 = G_3 + P_3G_2 + P_3P_2G_1 + P_3P_2P_1G_0 + P_3P_2P_1P_0C_{-1}$$
  
=  $\mathbf{G} + \mathbf{P}C_{-1}$ 

$$\mathbf{G} = G_3 + P_3G_2 + P_3P_2G_1 + P_3P_2P_1G_0$$
 Block-Generate  $\mathbf{P} = P_3P_2P_1P_0$  Block-Propagate

Zusammenfassung von Blöcken mit *gleicher* ÜES für breite Addierer möglich.

Beispiel: 16-Bit Addierer mit 4-Bit ÜES (mit weiterem 4-Bit ÜES zu 64 Bit kaskadierbar)



Addierzeit: 10 τ Aufwand: 182 Gatter

Ripple-Carry: 32 τ Aufwand: 144 Gatter (Volladdierer)

34 τ Aufwand: 112 Gatter (Halbaddierer)

## Realisierung als Integrierte Schaltung

Die Realisierung als TTL-IC ist der SN7483-Baustein und seine Varianten.



#### 4-BIT BINARY FULL ADDER WITH FAST CARRY

The SN54/74LS83A is a high-speed 4-Bit binary Full Adder with internal carry lookahead. It accepts two 4-bit binary words (A1-A4, B1-B4) and a Carry Input (C<sub>0</sub>). It generates the binary Sum outputs  $\Sigma_1 - \Sigma_4$ ) and the Carry Output (C4) from the most significant bit. The LS83A operates with either active HIGH or active LOW operands (positive or negative logic). The SN54/74LS283 is recommended for new designs since it is identical in function with this device and features standard corner power pins.

#### CONNECTION DIAGRAM DIP (TOP VIEW)



NOTE: The Flatpak version has the same pinouts (Connection Diagram) as the Dual In-Line Package.

LOADING (Note a)

LOW

HIGH

#### PIN NAMES

| A1-A4                          | Operand A Inputs      |
|--------------------------------|-----------------------|
| B <sub>1</sub> -B <sub>4</sub> | Operand B Inputs      |
| C <sub>0</sub>                 | Carry Input           |
| $\Sigma_1 - \Sigma_4$          | Sum Outputs (Note b)  |
| C4                             | Carry Output (Note b) |
| OTEC-                          |                       |

1.0 U.L. 0.5 U.L. 1.0 U.L. 0.5 U.L. 0.25 U.L 0.5 U.L 10 U.L 5 (2.5) U.L. 10 U.L. 5 (2.5) U.L.

a) 1 TTL Unit Load (U.L.) = 40 µA HIGH/1.6 mA LOW. b) The Output LOW drive factor is 2.5 U.L. for Military (54) and 5 U.L. for Commercial (74) Temperature Ranges.



#### SN54/74LS83A

4-BIT BINARY FULL ADDER WITH FAST CARRY

LOW POWER SCHOTTKY





## 4.5.3 Subtraktion

## Prinzipien:

- Subtraktion analog zu Addierer in speziellem Schaltnetz
- Subtraktion durch Addition des Komplements (benötigt mehr Operationen, aber am häufigsten weil meist in Kombination mit Addierer)

## Negative Zahlen in Komplementdarstellung:

Einerkomplement:  $C_{-1} = C_{N-1}$  (Einserrücklauf)

Zweierkomplement:  $C_{-1} = 1$ ,  $C_{N-1}$  ignorieren.

## Addierer / Subtrahierer (Zweierkomplement)

(Addition bei Sub/Add = 0, Subtraktion bei Sub/Add = 1)



Durch Sub/Add = 1, also  $C_{-1}$  = 1, wird aus dem Einerkomplement von B ein Zweierkomplement.

Bit  $C_{N-1}$  ist das Vorzeichen des Ergebnisses.

Negative Differenz S = A - B richtig im Zweierkomplement.

## 4.5.4 Multiplikation

Für kleinere Wortbreiten kann die Multiplikation direkt in einem Schaltnetz vorgenommen werden.

Prinzip: Stellengewichtete Addition abhängig von

Multiplikator-Bits

Hier: Nur positive Zahlen; Verallgemeinerung auf

negative Zahlen möglich.

M = 
$$(m_{N-1}, m_{N-2}, ..., m_0)_2$$
; Q =  $(q_{N-1}, q_{N-2}, ..., q_0)_2$   

$$M \cdot Q = \sum_{i=0}^{N-1} q_i \cdot M \cdot 2^i$$

M · 2<sup>i</sup> Schieben um i Stellen nach links

 $q_i \cdot M \quad \text{ entspricht } q_i \wedge (m_{N\text{-}1}, \, m_{N\text{-}2}, \, ... \, \, m_0)_2$ 

Vergleiche Multiplikation per Hand:

Realisierung der N Additionen mit N Addierern aus je N Volladdierern (Ripple-Carry Adder), die verschoben hintereinander geschaltet sind. Die jeweiligen Partial-Produkte PPi werden stufenweise geeignet gesteuert durch die Multiplikator-Bits qi über UND-Gatter aufaddiert.

# <u>Aufbau:</u> Strukturell einfache, VLSI-freundliche Realisierung mittels einheitlicher, einfacher Zellen aus Volladdierer und UND-Gatter.

## Beispiel: Asynchroner vierstelliger Parallel-Multiplizierer





#### Aufwand:

N<sup>2</sup> Zellen aus Volladdierer plus UND-Gatter (d.h. O(N<sup>2</sup>))

Vergleiche Shift/Add-Mul.: O(N log N) mit Carry-Lookahead, O(N) mit Ripple-Carry

#### Zeitbedarf:

 $\tau$  für UND-Gatter sowie  $2\tau$  für Volladdierer, d. h.

$$T_{MUL} = (2N - 2) 2\tau + 3\tau$$
  
=  $(4N - 1) \tau = O(N)$ 

Vergleiche Shift/Add-Mul.: O(N log N) mit Carry- Lookahead, O(N²) mit Ripple-Carry Die Schaltnetz-Realisierung ergibt schnelle asynchrone Multiplizierer (Combinational Array Multiplier).

Es ist keine Ablaufsteuerung/Kontrolleinheit erforderlich!

Der Hardwareaufwand ist bei heutiger Integrationsdichte von integrierten Schaltungen für kleine bis mittlere Wortbreiten akzeptabel.

Weitere schnelle Algorithmen für Multiplizierer bekannt: z. B. Carry-Save Multiplikation, Algorithmen mit Zusammenfassung von Bitgruppen wie der Booth-Algorithmus, der gleich mehrere benachbarte Bits des Multiplikators gleichzeitig betrachtet.

Weil der Hardwareaufwand aber *quadratisch* mit der Wortbreite wächst, wird die Multiplikation für größere Wortbreiten nicht mehr in einem Schritt in einem Schaltnetz berechnet, sondern auf aufeinander folgende stellengewichtete Additionen in der selben Hardwareeinheit mit Zwischenspeichern der Zwischenergebnisse abgebildet.

Für diese mehrschrittige ("sequentielle") Verarbeitung reichen in Hardware nur ein Addierer und ein Zwischenspeicher sowie ein **Steuerwerk** (s. unten), das die Abfolge der Verarbeitungsschritte und das Speichern von Zwischenergebnissen kontrolliert.

Bei einer solchen mehrschrittigen Realisierung ("Rechenwerke") sind auch Multiplikationen von vorzeichenbehafteten und von Fest- sowie Gleitpunktzahlen leicht bei vertretbarem Hardwareaufwand zu realisieren (s. unten).